Page 51 - 毫米波助攻 加速落實5G藍圖
P. 51

則連接到+12VDC。 磁閥致動器的電磁閥線圈(S)
並聯連接的,從而保護電晶體Q1 免受電磁閥關閉期間出現的反電 動勢電壓突波的影響。
的輸出接腳6處產生一個5秒的脈 衝,從而驅動電晶體Q1,並進而激 勵電磁線圈(S),產生5秒的水流。
連接到CN2和常閉1/2"電磁閥之 間(12VDC、350mA,可從Adrafuit Industries公司購買)。該組裝與 盥洗台水龍頭串聯連接,如圖1所 示,因此電磁閥現在就可以控制水 流。二極體D5 (IN4002)是與CN2
在非接觸式給水方案中,兩個 光學感測器(D1-D2和D3-D4)可以方 便地放置在盥洗台附近。當使用者 在任意一感測器附近揮手並中斷D1 和D2之間的IR輻射時,電路會在U2
同樣地,如果在D2和D4之間 偵測到中斷,電磁線圈將由電晶 體Q2激勵,以產生20秒的水流, 這樣就可以完成醫師建議的正確 洗手過程。
採用晶振控制的陡坡產生器設計
作者:Gavin Watkins,Toshiba UK 電子工程師
本設計專案源於需要為HP 8620C 射頻(RF)掃頻振盪器產生線性晶體 控制陡坡(ramp)訊號,其靈感來自 之前發表的陡坡產生器設計。這種 設計存在兩個問題:它使用了非標 準的16.384MHz晶體振盪器;其陡 坡的下降/返回/消隱時間為零。
DESIGN IDEAS
  為了解決第一個問題,此處 描述的陡坡產生器使用標準的 10MHz時脈,因此可將其整合至 現有的測試設置中。其次,大多數 設備在開始新的掃描之前,需要 有限的時間恢復至初始狀態。圖 1和圖2所示的設計克服了這些問 題。本文首先描述陡坡產生器部 份,特別是其需求推動了時脈產 生器的設計。
圖1:陡坡產生器原理圖。
其它合適的DAC IC。這是由一組 AND閘(三個74HC08)所驅動的, 後者又由兩個74HC393雙4位元 二進制計數器所驅動——其中之 一又有一半未被使用。12位元的 最大可能計數也就是4096個狀
態。陡坡產生器的簡化原理圖如 圖1所示。
陡坡產生器
為了確定消隱時間,DAC僅在 前4,000個狀態輸出陡坡。對於剩 餘的96個狀態,其輸出保持在0V, 這足以讓HP 8620C有足夠的時
陡坡產生器的核心是一個由 二進制計數器驅動的12位元數位 類比轉換器(DAC)。DAC是離散 式R-2R類型,因為在開發時沒有
www.edntaiwan.com 49

















































































   49   50   51   52   53